#### **Block Diagram**



# 設計過程錯誤和 debug

# 1. 判斷的 in\_valid 依據錯誤

可以由上方的 block diagram 看出,本次為了達成 pipeline 的效果,所以創了三個 in\_valid 的 register 做傳遞(in\_valid1, in\_valid2, in\_valid3),而同時 instruction、output\_reg 也要進來並且傳遞,而每一層 instruction、output\_reg 的 flip flop 要不要傳到下一個 flip flop 也必需看 in\_valid 是否為 1,不是的話就要停止傳遞。但是每一層要判斷的 in\_valid register 是不一樣的,當初犯的錯誤就是把所有的傳遞都寫在 in\_valid 的判斷裡面,導致 in\_valid 一清零,中間傳遞到一半的值就停滯不出來了。所以應該要依據「前」一層級的 in\_valid 做判斷(因為 in\_valid 是用 non\_blocking 傳的) 如下圖:

```
if(in_valid == 0) begin
instruction1 <= 0;
output_reg_ff1 <= 0;
end
else begin
//first blue flip flop
output_reg_ff1 <= output_reg;
instruction1 <= instruction;
end
//second blue flip flop
if(in_valid1 != 0) begin
output_reg_ff2 <= output_reg_ff1;
instruction2 <= instruction1;
end
//third blue flip flop
if(in_valid2 != 0) begin
output_reg_ff3 <= output_reg_ff2;
instruction2 <= instruction1;
end
//third blue flip flop
if(in_valid2 != 0) begin
if(instruction_fail2 == 0) begin
if(instruction_fail2 == 0) begin
if(instruction_fail2 == 0) begin
```

# 2. output\_reg 的傳遞沒有寫入 in\_valid 的判斷條件中

若沒有寫入 in\_valid 的 if-else 裡面,會在 instruction 給完後繼續讀取 output\_reg 的 address,然後依然去取值,這樣輸出當然就會是錯的。所以 必需將 output\_reg 的 pipeline 寫在 in\_valid 的判斷裏頭如下圖。

```
((instruction[31:26] == 6'b000000) &&

((instruction[5:0] == 6'b100100)||(instruction[5:0] == 6'b100101)||

(instruction[5:0] == 6'b100111)||(instruction[5:0] == 6'b000000)||

(instruction[5:0] == 6'b0000010)||(instruction[5:0] == 6'b0000000)||

(instruction[31:26] == 6'b0010000)

(instruction[31:26] == 6'b0010000)

instruction[fail1 <= 0;
    else instruction_fail1 <= 1;

intruction_fail <= instruction_fail2;
    instruction_fail2 <= instruction_fail1;

output_reg_ff1 <= output_reg;
    output_reg_ff2;

output_reg_ff2 <= output_reg_ff2;

output_reg_ff3 <= output_reg_ff2;

instruction <= instruction;

//first blue flip flop

output_reg_ff1 <= output_reg;
    instruction <= instruction;

//second blue flip flop

rs_value <= rs_value1;
    rt_value <= rt_value1;
    opcode <= instruction[29];
    rd <= rdl;
    rt <= rtl;
    shamt <= shamt1;
```

# 程式、時間和面積的優化過程

這次的修改主要分成兩部分:

- A. 模組的廢除
- B. 在第二個 flip flop 才做 decode 的動作

在最初的設計中,我讀 address 這件事是另用一個模組來實現,原本的想法是因為很多動作,像是 rs, rt, 讀取值、output\_reg 為 out1, out2, out3 選取輸出,都是在做同一件事,所以用一個模組,寫一次 case 再接上六個變數就可以重複宣告,可以少寫很多行 code。但是,code 行數的多寡不見得代表面積和 slack 的增減!

我依序嘗試了以下更改組合:

- 1. 一開始我在還保留模組的設計下先做 B., 結果面積變大、slack 變小;
- 2. 再來我把模組的寫法改成多個 always\_comb 寫在主模組裡面,也就是不另宣告模組,但是 decode 依然在第一個 flip flop 後做,雖然 code 的行數變多,但結果果直有好一些
- 3. 把模組廢除,寫多個 always\_comb、decode 到第二個 flip flop 後做,面積小最多,但 slack 比 2. 小了些

我最終保留 3. 的設計,原因是減掉幾千的面積感覺還是比少了零點零幾的 slack 來的優質,以下是各次跑 synthesis 的截圖:

原始設計 (沒做 A、沒做 B)

```
Net Interconnect area: underined (No Wire

Total cell area: 67748.790117

Total area: undefined

1
report_timing
```

```
509
510 data required time 4.71
511 data arrival time -4.69
512 -----
513 slack (MET) 0.02
```

### 1. 做 B 没做 A

#### 2. 做 A 没做 B

### 3. 做 A 做 B (最終保留的設計)